Halvor Liland:
Powerplan impedans - en studie med simuleringer og virkelig kretskort
I denne presentasjonen vil vi se på begrepet «powerplan impedans» og hvorfor dette blir en designparameter det er viktig å ta hensyn til i lav-volt design med store strømmer. For å studere dette nærmere er det laget et enkelt fire-lags kretskort for se på sammenhengen mellom teori, simuleringer og slik et virkelige kortet oppfører seg med hensyn på powerplan impedans.
Presentasjonen begynner med en kort teoretisk innføring til kapasitans, induktans og impedans i powerplan, for deretter å fortsette med LTSpice og HyperLynx simuleringer for å studere impedansprofilen i et planlagt kretskort (stack-up) uten og med avkoblingskondensatorer. Vi fortsetter med å se på teknikker for å måle impedans i powerplan ved hjelp av en nettverksanalysator og hvordan slike målinger på testkortet korrelerer med simuleringene. Til slutt vises en foreslått designflyt for å oppnå en powerplan impedans som oppfyller designkravene, eller «target impedance» i fagspråket.